為抑製(zhì)可編程電源(yuán)噪聲(shēng)對測試結(jié)果的影響,需從噪聲(shēng)抑製設計、測試設備優化、測(cè)試方法規範三個層麵構建係統(tǒng)性解決(jué)方案,具體措施及實施(shī)要點如下:
一、噪聲抑製(zhì)設計(jì):從源頭降低幹擾
1. 電源模塊選(xuǎn)型(xíng)與優化
- 低噪聲電源芯片:優先選(xuǎn)擇線性穩壓器(LDO),其通過調整晶體(tǐ)管導(dǎo)通程度穩定輸出,噪聲峰峰值(zhí)通常低於5mV(如某LDO電源經優化後噪聲從50mVpp降至5mVpp以下)。若(ruò)需使用開關電源(yuán)(DC-DC),需優化EMI設計,如采用同步整流技術減少開關損耗。
- 輸出濾波電容:
- 高頻噪聲抑製:並聯0.1μF陶瓷電容(靠近電源引腳),利用其(qí)低等效串聯電阻(ESR)特性吸(xī)收高頻噪聲。
- 低頻紋波抑製:並聯10μF鉭電容(róng)或(huò)100μF電解電容(róng),覆蓋低頻噪聲(如某(mǒu)DC-DC電源增加10μH電感和22μF電容後,高頻紋波降低20dB)。
- PCB布局優(yōu)化:
- 電(diàn)源與地平麵分層:采用四層板設(shè)計(jì)(信號層→地層→電源層→信號層),降低地回(huí)路阻抗。
- 去耦電容布局:電容靠(kào)近電源引腳放置,縮短回流路徑(jìng)(如FPGA電源引腳旁放置100nF、10nF、1nF電容,形成寬頻帶去耦網絡)。
- 電(diàn)源線寬設計:電流≥1A時,線寬≥20mil(0.5mm),降低電阻與壓降。
2. 濾波與隔離技術
- 輸入濾波器:使用(yòng)π型濾波器(LC或RC組合)抑製高(gāo)頻噪聲,或共模電感抑製共模幹擾(如電(diàn)源線EMI)。
- 輸出濾波器:LC濾波器(L=10μH,C=10μF)截止頻率約1.6kHz,可濾除高頻開關噪聲;鐵氧體磁珠(如100Ω@100MHz)吸收高頻噪聲,適用於處理器電源輸入。
- 隔離(lí)技術:
- 光(guāng)耦隔離:用於數字信號隔離(如PC817),避免數字(zì)噪聲(shēng)幹擾模擬電路。
- 變壓器隔離:用(yòng)於(yú)模擬信號隔離(如(rú)電源模塊),切斷地環路(lù)幹擾。
二、測試設備(bèi)優(yōu)化:提升測量(liàng)精度
1. 示波器配置
- 帶寬限製:設置為20MHz(避免高頻噪聲失真),采樣率≥500MSa/s(奈奎斯特頻率250MHz,覆蓋板級電源完整性分析(xī)需求)。
- 垂直刻度:調節至波形占(zhàn)滿(mǎn)屏幕的2/3以上,減少量化誤差(如8位(wèi)ADC將模擬信號量化為256級,垂直刻度過小會導致階梯增(zēng)多,降低精度(dù))。
- 探頭選擇:
- 小電壓測試:使用衰減因子為1的無源傳輸線探頭(如力科PP066),最小刻(kè)度可達2mV/div,避免10倍衰(shuāi)減探頭本底噪聲(約30mV)幹擾小信號測量。
- 探頭接地:縮短探頭GND與信號探(tàn)測點間距(如使用彈性收縮地針),減小環路麵積,避免EMI輻射(shè)耦合。
2. 頻譜分析儀
- 頻域分析:通過FFT轉換電源噪聲波形,定位噪聲頻率(如(rú)某光模塊3.3V電源噪聲頻譜最高點為311.6kHz,與1.25Gbps光信號抖動相關)。
- 參數設置:頻率範圍覆蓋150kHz~30MHz(傳導幹擾測試標準),分辨率帶寬≤1kHz,確保頻譜分(fèn)辨率。
三、測試方法(fǎ)規範:確保結果可信
1. 測試條件控製
- 負載(zǎi)條件:在重負載(如額定電流90%~100%)下(xià)測試,模擬實際工況。
- 頻率(lǜ)鎖定:測試電源紋(wén)波(bō)時(shí),鎖定CPU、GPU、DDR頻率至最高頻,確保噪聲穩定性。
- 測試(shì)點選擇(zé):
- 位置:靠近芯片電源引腳(如(rú)SINK端距離PMU最(zuì)遠的(de)位置),避免線路壓降幹擾。
- 連接方式:使(shǐ)用同軸電(diàn)纜或(huò)雙絞線焊接(jiē)至測試點,減少接觸電阻(如某案(àn)例中用16AWG銅線雙(shuāng)絞線並聯47μF鉭電容,降低噪聲)。
2. 測試步(bù)驟(zhòu)與驗證(zhèng)
- 預熱與穩定:電源通電後預熱30~60分鍾,待(dài)輸出穩定後再記錄數據。
- 重複性測試:對同一(yī)測試點進行3~5次測量(liàng),計算標準偏差(σ≤0.05%額定值視為穩定)。
- 交叉(chā)驗證:同時使用電源顯示值、標準源測量值、萬用表測量值對比,確(què)保結果一致性(如三者偏差均≤±0.1%)。
四、典(diǎn)型(xíng)案例與(yǔ)效果
- 案例1:LDO電源噪聲抑製
- 問題:LDO輸(shū)出噪聲達50mVpp(未濾波)。
- 方案:輸入(rù)端加(jiā)π型濾波器(L=1μH,C1=1μF,C2=0.1μF),輸出端(duān)並聯0.1μF陶瓷(cí)電容與10μF鉭(tǎn)電容。
- 效果:噪聲(shēng)降低至5mVpp以下,滿(mǎn)足高精度ADC采樣需求。
- 案例2:DC-DC電源EMI優化
- 問題:開關頻率(lǜ)輻(fú)射超標(biāo)(1MHz頻點)。
- 方案:增加輸出LC濾波器(L=10μH,C=22μF),調整開關(guān)頻率至2MHz(避開敏感頻段),電源(yuán)線加共(gòng)模電感(10mH@100MHz)。
- 效果:EMI測試通過Class B標準,輻射噪聲降低30dB。